Transport gratuit la punctele de livrare Pick Up peste 299 lei
Packeta 15 lei Easybox 20 lei Cargus 25 lei FAN 25 lei

Stimați clienți, din cauza zilei de sărbătoare, asistența pentru clienți nu este disponibilă astăzi. Ne vom ocupa de solicitările dumneavoastră în următoarea zi lucrătoare. Vă mulțumim pentru înțelegere.

Test Resource Partitioning for System-on-a-Chip

Limba englezăengleză
Carte Copertă tare
Carte Test Resource Partitioning for System-on-a-Chip Vikram Iyengar
Codul Libristo: 01417773
Editura Springer-Verlag New York Inc., iunie 2002
Test Resource Partitioning for System-on-a-Chip is about test resource partitioning and optimization... Descrierea completă
? points 318 b
632 lei
În depozitul extern în cantități mici Expediem în 12-15 zile

30 de zile pentru retur bunuri


Ar putea de asemenea, să te intereseze


Professor and the Madman Simon Winchester / Carte broșată
common.buy 109 lei
Maid-sama. Bd.8 Hiro Fujiwara / Carte broșată
common.buy 34 lei
Inter-Municipal Cooperation in Europe Rudie Hulst / Copertă tare
common.buy 632 lei
Katy Perry Molly Aloian / Carte broșată
common.buy 61 lei
Profesor Con Recursos / Carte broșată
common.buy 142 lei
Kleine Geschichten aus Curacao Ulrike Verheugen / Carte broșată
common.buy 105 lei
Moral und Sanktion Eva Buddeberg / Carte broșată
common.buy 239 lei
Materiales Verfassungsverständnis Norbert Wimmer / Carte broșată
common.buy 153 lei

Test Resource Partitioning for System-on-a-Chip is about test resource partitioning and optimization techniques for plug-and-play system-on-a-chip (SOC) test automation. Plug-and-play refers to the paradigm in which core-to-core interfaces as well as core-to-SOC logic interfaces are standardized, such that cores can be easily plugged into "virtual sockets" on the SOC design, and core tests can be plugged into the SOC during test without substantial effort on the part of the system integrator. The goal of the book is to position test resource partitioning in the context of SOC test automation, as well as to generate interest and motivate research on this important topic.§SOC integrated circuits composed of embedded cores are now commonplace. Nevertheless, There remain several roadblocks to rapid and efficient system integration. Test development is seen as a major bottleneck in SOC design, and test challenges are a major contributor to the widening gap between design capability and manufacturing capacity. Testing SOCs is especially challenging in the absence of standardized test structures, test automation tools, and test protocols.§Test Resource Partitioning for System-on-a-Chip responds to a pressing need for a structured methodology for SOC test automation. It presents new techniques for the partitioning and optimization of the three major SOC test resources: test hardware, testing time and test data volume.§Test Resource Partitioning for System-on-a-Chip paves the way for a powerful integrated framework to automate the test flow for a large number of cores in an SOC in a plug-and-play fashion. The framework presented allows the system integrator to reduce test cost and meet short time-to-market requirements.

Dăruiește această carte chiar astăzi
Este foarte ușor
1 Adaugă cartea în coș și selectează Livrează ca un cadou 2 Îți vom trimite un voucher în schimb 3 Cartea va ajunge direct la adresa destinatarului

Logare

Conectare la contul de utilizator Încă nu ai un cont Libristo? Crează acum!

 
obligatoriu
obligatoriu

Nu ai un cont? Beneficii cu contul Libristo!

Datorită contului Libristo, vei avea totul sub control.

Creare cont Libristo