Transport gratuit la punctele de livrare Pick Up peste 299 lei
Packeta 15 lei Easybox 20 lei Cargus 25 lei FAN 25 lei

Low-Power High-Speed ADCs for Nanometer CMOS Integration

Limba englezăengleză
Carte Copertă tare
Carte Low-Power High-Speed ADCs for Nanometer CMOS Integration Zhiheng Cao
Codul Libristo: 01418379
Editura Springer-Verlag New York Inc., mai 2008
Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation... Descrierea completă
? points 318 b
640 lei
În depozitul extern în cantități mici Expediem în 12-17 zile

30 de zile pentru retur bunuri


Ar putea de asemenea, să te intereseze


Chop-Chop, Mad Cap! Juliette Saumande / Carte broșată
common.buy 28 lei
Ten Dances (in a popular Latin-American style) Michael Rose / Note muzicale
common.buy 48 lei
Computer-Aided Analysis of Rigid and Flexible Mechanical Systems Manuel F. O. Seabra Pereira / Copertă tare
common.buy 591 lei
Gefallenengedenken im globalen Vergleich Manfred Hettling / Copertă tare
common.buy 682 lei

Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation of ADC in nanometer CMOS processes that achieve lower power consumption for a given speed and resolution than previous designs, through architectural and circuit innovations that take advantage of unique features of nanometer CMOS processes. A phase lock loop (PLL) clock multiplier has also been designed using new circuit techniques and successfully tested. 1) A 1.2V, 52mW, 210MS/s 10-bit two-step ADC in 130nm CMOS occupying 0.38mm2. Using offset canceling comparators and capacitor networks implemented with small value interconnect capacitors to replace resistor ladder/multiplexer in conventional sub-ranging ADCs, it achieves 74dB SFDR for 10MHz and 71dB SFDR for 100MHz input.§2) A 32mW, 1.25GS/s 6-bit ADC with 2.5GHz internal clock in 130nm CMOS. A new type of architecture that combines flash and SAR enables the lowest power consumption, 6-bit 1GS/s ADC reported to date. This design can be a drop-in replacement for existing flash ADCs since it does require any post-processing or calibration step and has the same latency as flash. §3) A 0.4ps-rms-jitter (integrated from 3kHz to 300MHz offset for 2.5GHz) 1-3GHz tunable, phase-noise programmable clock-multiplier PLL for generating sampling clock to the SAR ADC. A new loop filter structure enables phase error preamplification to lower PLL in-band noise without increasing loop filter capacitor size.

Informații despre carte

Titlu complet Low-Power High-Speed ADCs for Nanometer CMOS Integration
Limba engleză
Legare Carte - Copertă tare
Data publicării 2008
Număr pagini 95
EAN 9781402084492
ISBN 1402084498
Codul Libristo 01418379
Greutatea 750
Dimensiuni 155 x 235 x 13
Dăruiește această carte chiar astăzi
Este foarte ușor
1 Adaugă cartea în coș și selectează Livrează ca un cadou 2 Îți vom trimite un voucher în schimb 3 Cartea va ajunge direct la adresa destinatarului

Logare

Conectare la contul de utilizator Încă nu ai un cont Libristo? Crează acum!

 
obligatoriu
obligatoriu

Nu ai un cont? Beneficii cu contul Libristo!

Datorită contului Libristo, vei avea totul sub control.

Creare cont Libristo